상세검색
최근 검색어 전체 삭제
다국어입력
즐겨찾기0
학술저널

Chip소자를 이용한 PLVCO의 설계 및 제작

  • 한국통신학회
  • 한국통신학회논문지
  • 제26권 제12C호
  • 2001.12
    268 - 272 (5 pages)
커버이미지 없음

본 논문에서는 24.42GHz 전압제어 Hair-Pin 공진 발진기, 주파수 분주기, 완충 증폭기, -10dB 방향성 결합기 위상 비교기를 이용하여 B-WLL용 PLVCO LO회로를 설계 및 제작하였다. 위상 고정된 발진기는 24.42GHz에서 16.5dBm의 출력을 나타내었으며 위상잡음은 중심주파수 24.42GHz의 100kHz offset된 지점에서 -76.3dBc/Hz, 10kHz offset에서 -72.8dBc/Hz를 얻었다.

In this thesis, PLVCO(Phase Locked Voltage Controlled Oscillator) using 24.42GHz voltage controlled hair-pin resonator oscillator, frequency divider, buffer amplifier, -10dB directional coupler and phase is designed and fabricated for B-WLL. The PLVCO shows the oscillator output power of 16.5dBm at 24.42GHz, and phase noise of -76.3dBc/Hz at 100kHz offset, -72.8dBc/Hz at 10kHz offset from fundamental frequency.

(0)

(0)

로딩중