DDS를 이용한 주파수 합성기 설계 및 그 성능평가에 관한 연구
A Study on the Frequency Synthesizer using the DDS and its Performance Evaluation
- 한국전자통신학회
- 한국전자통신학회 논문지
- 제7권 제2호
-
2012.04333 - 339 (7 pages)
- 2
통신의 세계적 흐름은 고속화와 디지털화 그리고 대용량화의 추세로 흐르고 있다. 또한 한정된 자원인 주파수를 효율적으로 이용하기 위하여 대역확산 방식이 대표하여 그 주를 이루고 있다. 주파수 합성기로서 통신시스템에 많이 이용되고 있는 PLL(Phase Lock Loop )은 위상잡음 등 여러 가지 문제점을 가지고 있기 때문에, 이러한 문제점을 최소화 할 수 있는 디지털 소자인 직접디지털 합성기(DDS : Direct Digital Synthesis)를 이용하여 고속주파수도약 시스템을 설계하기위한 성능평가에 대하여 연구하여, 오율 개선의 해석과 고속주파수 도약이 가능한 시스템을 설계하고 그 성능을 평가 하였다
Global flow of communication is a trend of high speed, digitalization, and high-capacity. Furthermore, spread spectrum method has been dominantly utilized to efficiently use the frequency which is the scarce resource. The PLL (Phase Lock Loop) which is a widely used frequency synthesizer in communication systems has few problems such as status interferences and hence, this study utilized the DDS (Direct Digital Synthesis) which is a digital device that can minimize the problems of PLL for the study on the performance evaluation of high speed frequency hopping system design. We designed a system that practices high speed frequency hopping and interprets improvement of error-rates and evaluated its performance.
Ⅰ. 서 론
Ⅱ. DDS의 이론 및 동작
Ⅲ. 주파수 합성기부 설계
Ⅳ. 성능 측정 및 평가
Ⅴ. 결 론
참고 문헌
(0)
(0)