상세검색
최근 검색어 전체 삭제
다국어입력
즐겨찾기0
149923.jpg
KCI등재 학술저널

4비트 ADC 반복구조를 이용한 저전력 전류모드 12비트 ADC

A Low Power Current-Mode 12-bit ADC using 4-bit ADC in cascade structure

  • 55

본 논문에서는 디지털 회로와 저소비전력 및 고속연산의 장점을 가진 아날로그 회로를 혼용하기 위하여, 저전력 전류모드 12비트 ADC(: Analog to Digital Converter)를 제안하였다. 제안하는 12비트 ADC는 4비트 ADC의 cascade 구조를 사용하여 소비전력을 줄일 수 있었으며, 변환 current mirror 회로를 사용해 칩면적을 줄일 수있었다. 제안된 ADC는 매그나칩/SK하이닉스 350nm 공정으로 구현하였고, Cadence MMSIM을 사용하여 post-layout simulation를 진행하였다. 전원전압 3.3V에서 동작하고, 면적은 318  x 514  를 차지하였다. 또한 제안하는 ADC는 평균 소비전력 3.4mW의 저소비전력으로 동작하는 가능성을 나타내었다.

In this paper, a low power current mode 12-bit ADC(: Analog to Digital Converter) is proposed to mix digital circuits and analog circuits with the advantages of low power consumption and high speed operation. The proposed 12 bit ADC is implemented by using 4-bit ADC in a cascade structure, so its power consumption can be reduced, and the chip area can be reduced by using a conversion current mirror circuit. The proposed 12-bit ADC is SK Hynix 350nm process, and post-layout simulation is performed using Cadence MMSIM. It operates at a supply voltage of 3.3V and the area of the proposed circuit is 318µm x 514µm. In addition, the ADC shows the possibility of operating with low power consumption of 3.4mW average power consumption in this paper.

Ⅰ. 서 론

Ⅱ. 저전력 회로 구현

Ⅲ. 저전력 전류모드 12비트 ADC의 설계

Ⅳ. 실험 결과

Ⅴ. 결론

로딩중