칩 실장공정에 따른 Package on Package(PoP)용 하부 패키지의 Warpage 특성
Warpage Characteristics of Bottom Packages for Package-on-Package(PoP) with Different Chip Mounting Processes
- 한국마이크로전자및패키징학회
- 마이크로전자 및 패키징학회지
- 제20권 제3호
- : KCI등재후보
- 2013.09
- 63 - 69 (7 pages)
Package on Package(PoP)용 하부 패키지에 대해 플립칩 본딩으로 칩을 기판에 실장한 패키지와 die attach film(DAF)을 사용하여 칩을 기판에 접착한 패키지의 warpage 특성을 비교하였다. 플립칩 본딩으로 칩을 기판에 실장한 패키지와 DAF를 사용하여 칩을 기판에 실장한 패키지는 솔더 리플로우 온도인 260℃에서 각기 57μm와 -102μm의 warpage를 나타내었다. 상온에서 260℃ 사이의 온도 범위에서 플립칩 실장한 패키지는 -27~60μm 범위의 warpage를 나타내는 반면에, DAF 실장한 패키지는 -50~-153μm 범위의 warpage를 나타내었다.
The warpage of a bottom package of Package on Package(PoP) where a chip was mounted to a substrate by flip chip process was compared to that of a bottom package for which a chip was bonded to a substrate using die attach film(DAF). At the solder reflow temperature of 260℃, the packages processed with flip chip bonding and DAF bonding exhibited warpages of 57μm and -102μm, respectively. At the temperature range between room temperature and 260℃, the packages processed with flip chip bonding and DAF bonding exhibited warpage values ranging from -27μm to 60μm and from -50μm to -15μm, respectively.
1. 서론
2. 실험 방법
3. 결과 및 고찰
4. 결론
감사의 글
참고문헌