디지털 이동통신단말기용 IF 주파수합성기 IC개발에 관한 연구
The Study of If Frequency Synthesizer IC Design for Digital Cellular Phone
- 한국마이크로전자및패키징학회
- 마이크로전자 및 패키징학회지
- 제8권 제1호
- : KCI등재후보
- 2001.03
- 19 - 25 (7 pages)
본 연구에서는 디지털 셀룰러용 IF Frequency Synthesizer의 설계, 시뮬레이션 결과 및 측정 결과를 기술하였으며, 공정 및 소자 라이브러리는 AMS사의 0.8 μm BiCMOS를 사용하였다. IF Frequency Synthesizer부는 IF 전압제어발진기, 위상검파기, 8분배기, 차지 펌프 및 루프 필터(Loop Filter) 등을 포함하고 있다. 공급전원은 2.7에서 3.6 V이며, IF VCO의 조절전압은 0.5~2.7V이고, 소비전류는 11 mA로 설계결과와 측정결과가 유사한 결과를 보였다.
In this paper, the design and simulation results of IF frequency synthesizer section has been described. We has been used 0.8 μm BiCMOS device and library of the AMS. IF frequency synthesizer section has been contained IF VCO, Phase Detector, Divide_by_8, Charge Pump and Loop Filter. IF frequency synthesizer has been shown operating voltage of 2.7~3.6 V, control voltage of 0.5~2.7 V and supply current of 11 mA. The measured results have been showed good agreement with the simulation results about supply current.
1. 서론
2. IF 주파수합성기 IC의 설계 및 분석
3. IF 주파수합성기 IC의 제작 및 결과 분석
4. 결론
참고문헌