
KCI등재
학술저널
LPCVD 방법에 의한 저온 SiO₂ 박막의 증착방법과 DRAM 커패시터에서의 그 신뢰성 연구
- 한국산학기술학회
- 한국산학기술학회논문지
- 제7권 제3호
- : KCI등재
- 2006.06
- 344 - 349 (6 pages)
※해당 콘텐츠는 기관과의 협약에 따라 현재 이용하실 수 없습니다.
60-70 ㎚급의 design rule을 가진 고집적 반도체 소자를 제작하려면, 트랜지스터 형성 이후의 공정에서 thermal budget을 줄이기 위하여 공정의 온도를 낮추는 것이 중요하다. 본 연구에서는 고온의 습식 산화막을 대체할 수 있는 저온의 LPCVD (Low-Pressure Chemical Vapor Deposition) SiO₂(LTO Low-Temperature Oxide) 박막 증착공정을 제시하였으며, ONO (Oxide/Nitride/Oxide) 구조의 커패시터를 형성하여 증착된 LTO 박막의 전기적인 신뢰성을 평가하였다. LTO 박막은 5 MV/㎝ 이하의 전기장 영역에서는 고온의 습식 산화막과 크게 차이가 없는 누설전류 특성을 보였으나, 더 높은 전기장의 영역에서는 훨씬 더 우수함을 보여주었다.
요약
Abstract
1. 서론
2. 실험 및 실험방법
3. 결과 및 토의
4. 결론
참고문헌